在修改和升级时,不需额外地改变PCB 电路板,只是在计算机上修改和更新程序,使硬件设计工作成为软件开发工作,缩短了系统设计的周期,提高了实现的灵活性并降低了成本,因此获得了广大硬件工程师的青睐1984 年,在硅谷工作的;FPGAField-Programmable Gate Array,即现场可编程门阵列,它是在PALGALCPLD等可编程器件的基础上进一步发展的产物它是作为专用集成电路ASIC领域中的一种半定制电路而出现的,既解决了定制电路的不足,又克服了。

缺点知识体系复杂嵌入式开发涉及的知识体系较为复杂,需要掌握硬件软件操作系统等多方面的知识开发周期长嵌入式开发的周期相对较长,需要经过硬件设计软件开发测试等多个环节FPGA优点高速并行处理FPGA可以;FPGA是在PALGAL等可编程器件的基础上进一步发展的产物它是作为专用集成电路ASIC领域中的一种半定制电路而出现的,既解决了定制电路的不足,又克服了原有可编程器件门电路数有限的缺点FPGA设计不是简单的芯片研究;学习FPGA关键不是什么软件,而是语言,我现在正在用FPGA,其实像仿真综合下载一类的东西,用过两次就全都会了,纸上谈兵是不靠谱的,你的有开发板,去做一些东西现在一般用verilog HDL语言,挺好学的。

Shell Linux的发行版默认的一般都是bashUnix发行版比如,FreeBSD默认的shell是csh因为早期EDA软件都是运行在Unix操作系统上,而且csh的脚本语言类似于C语言,所以,ASIC开发中会用到很多csh脚本然而,bash 除了拥有csh 的。

综上所述,如果有人带领学习,并且项目简单,比如实现简单接口,踏实点的话4个月可以搞定,如果没人带领,起码半年如果是大型项目,这个就要考虑很多因素了,市场需要,一般比较快,很多人会同时开发的,不可估量,呵呵;fpga开发的语言是Verilog HDLVerilog HDL是一种硬件描述语言,以文本形式来描述数字系统硬件的结构和行为的语言,用它可以表示逻辑电路图逻辑表达式,还可以表示数字逻辑系统所完成的逻辑功能Verilog的设计初衷是成为一种基本。

专用的,毕竟FPGA芯片供应商只有四家一般开发工具软件不是学习的重点,重点是理解FPGA的内涵,理解硬件电路的设计和硬件电路系统的知识其次是HDL语言Verilog和VHDL的学习或二者同时学习,最后才是开发工具的学习使用。